数字电路的FPGA设计与实现
副题名:基于Quartus Prime和Verilog HDL
主题词:数字电路-可编程序逻辑阵列-高等学校-教材
本书以Intel的QuartusPrime20.1为开发平台, 共安排了14个实验, 其中在第2章到第4章通过3个实验来熟悉基于QuartusPrime和VerilogHDL的数字电路设计, 然后在第5章到第14章中学习数字电路常用器件和时序逻辑的设计, 第15章为数模和模数转换实验。所有实验均详细介绍了实验内容、实验原理, 并且都有详细的步骤和源代码, 以确保读者能够顺利完成。每章的最后都安排了一个任务, 作为本章实验的延申和拓展。